Уточню вопрос: случайно выход ЕНки не в базу ли транзисторов включен?? Как раз при такой схеме включения на переходе в транзисторе этот вольт и потеряете. Ну и, конечно, нужно обеспечить минимальное падение напряжения на СТАБИЛИЗАТОРЕ для того, чтоб он СМОГ стабилизировать. Однако, как и было сказано выше - это еще не все, т.к. стабилизировать-то может и сможет, но пульсации на выходе могут быть непотребными и про них лучше знать!
Сорри - картинку после сообщения глянул: UT2FF, переделайте схему, как в посте 22 например сказано - просадка именно на P-N переходах транзисторов под нагрузкой. Действительно, конструкция очень проста, стабилизатор должен обеспечивать ток всех баз под нагрузкой, но главный минус - стабилизация неважная. Когда добьетесь (хотя бы по показаниям тестера) просадки под полной нагрузкой хотя бы в 0,01 Вольта, будет неплохо ;-) Если вообще разницы не будет - вообще зашибись, при этом достижимо!
Еще добавлю: по ссылке в посте 29 - применяю переработанную идею с рис.5. Обратите внимание, что на R1 под под протекающим ЧЕРЕЗ ЕНку током и ВСЕ базы транзисторов будет падать какое-то напряжение - нужно чтоб именно его было достаточно, чтоб сама ЕНка могла стабилизировать. Именно по этой схеме у меня просадки 0мВ при 40А.

